3.4.8 Accès à la mémoire centrale

Des signaux de différentes natures (signaux de données, de contrôles ou d’état) circulent entre les organes qui composent un ordinateur, ces signaux sont véhiculés par un bus unique. Ce bus est utilisé par l’UC pour accéder à la MC et aux organes d’E/S (DMAC et contrôleurs de périphériques). Il est également utilisé par les organes d’E/S pour accéder à la MC ou dialoguer avec l’UC.

Le principal avantage d’une architecture à bus unique est son faible cout. Son principal inconvénient réside dans le fait qu’un seul transfert peur de dérouler à la fois.


Figure 3.8. Architecture à bus unique

Les architecture à deux bus (ou plus), offrent des meilleurs performances. Sur ces architectures, on distingue le bus UC-Mémoire du bus d’E/S. Pendant que se déroule un transfert ente l’UC et MC, un autre transfert peur se dérouler au même temps entre un DMAC et un contrôleur de périphérique.


Figure 3.9. Architecture à deux bus

Modifié le: vendredi 15 novembre 2024, 18:51